基于复旦微SOPC的异构加速综合实验系统招标预告

内容
 
发送至邮箱

基于复旦微SOPC的异构加速综合实验系统招标预告

基于复旦微SOPC的异构加速综合实验系统
项目所在采购意向: 电子科技大学2024年1月政府采购意向
采购单位: 电子科技大学
采购项目名称: 基于复旦微SOPC的异构加速综合实验系统
预算金额: 160.*万元(人民币)
采购品目:
A*-其他通信设备
采购需求概况 :
拟购基于复旦微SOPC的异构加速综合实验系统3套。核心指标参数:(1)每套设备涵盖可分离式异构的CPU+FPGA架构计算核心,计算核心包含国产高性能Cortex-53及双核R5,最高主频>=1GHZ的PSOC形态FPGA, 逻辑资源>=444K个逻辑单元,>=2023 DSP切片,Block RAM>=26.5Mb。 (略) 理器的大容量逻辑单元;4个VexRISC- (略) 理器架构SOC系列FPGA (略) 理器性能须>=1GHz的主频时钟。芯片支持6个流水线阶段,中断 (略) 理。片内逻辑资源>=120k;和不少于50颗Cortex-A9 PSOC架构FPGA和国产A7架构FPGA计算单元,每个计算单元逻辑不少于20K.,每颗架构内需可运行RISC- (略) 理器,并可支持Openharmony的OS在该RISC-V处理器上的搭建,该处理器需提供全部RTL源代码与Openharmony的OS移植说明。(2)提供了FLASH和SD卡启动的模式支持 (略) 理器进行上电自配置。(3)为了能够实现对外界数据的交互与通信,配备多种通信接口,包括 (略) 口、USB转UART、USB-OTG、I2C等通信接口,并配备HDMI等图像输出接口。(4)每套设备提供系统管理机箱,可检测该机箱中总共有多少套计算单元,并提供LCD屏进行显示(5) 配备AI实验助手功能,算力需为阵列 (略) 理器或JETSON ORIN 级别。可支持通过用户训练数据文件(Ppt\pdf等)实现实验协助研发阶段用户的debug的功能,例如帮助用户做代码差错、实验失败现象分析等。同时能给到用户建设性的设计方法学,可通过导入设计方法学文档进行提炼,并对用户的设计代码与约束文件等进行优化;提供AI智能出题功能,未来完善智能出题、学生评价等框架体系。该AI实验助手为用户提供多用户访问权限,可并发式使用。(6)支持vivado、PROCISE、IAR、Efinity等工具对异构架构进行开发与联调,配备JLINK对每颗异构进行设备的管理与配置。需提供F学社的题库使用账户权限,需可访问所有题库。(7)支持包含 (略) 理器、协处理器与计算单元在内 (略) 理单元提供独立的DDR3内存,支持高速数据的读写与缓存。并提供一个面对异构加速集群协同应用的大容量主内存,主内存需>=32G。异构加速集群提供主硬盘进行整体数据的存储,存储格式采用M.2的硬盘,并且>=1TB。 质保期五年;供货周期:90日;付款方式:合同签订后*方收到*方提供的符合*方财务要求的全额发票后以银行转账的方式支付至*方账户合同总价款的 50 %,剩余 50 %在*方验收合格后向*方支付剩余尾款。
预计采购时间: 2024-01
备注:

本次公开的采购意向是本单位政府采购工作的初步安排,具体采购项目情况以相关采购公告和采购文件为准。

基于复旦微SOPC的异构加速综合实验系统
项目所在采购意向: 电子科技大学2024年1月政府采购意向
采购单位: 电子科技大学
采购项目名称: 基于复旦微SOPC的异构加速综合实验系统
预算金额: 160.*万元(人民币)
采购品目:
A*-其他通信设备
采购需求概况 :
拟购基于复旦微SOPC的异构加速综合实验系统3套。核心指标参数:(1)每套设备涵盖可分离式异构的CPU+FPGA架构计算核心,计算核心包含国产高性能Cortex-53及双核R5,最高主频>=1GHZ的PSOC形态FPGA, 逻辑资源>=444K个逻辑单元,>=2023 DSP切片,Block RAM>=26.5Mb。 (略) 理器的大容量逻辑单元;4个VexRISC- (略) 理器架构SOC系列FPGA (略) 理器性能须>=1GHz的主频时钟。芯片支持6个流水线阶段,中断 (略) 理。片内逻辑资源>=120k;和不少于50颗Cortex-A9 PSOC架构FPGA和国产A7架构FPGA计算单元,每个计算单元逻辑不少于20K.,每颗架构内需可运行RISC- (略) 理器,并可支持Openharmony的OS在该RISC-V处理器上的搭建,该处理器需提供全部RTL源代码与Openharmony的OS移植说明。(2)提供了FLASH和SD卡启动的模式支持 (略) 理器进行上电自配置。(3)为了能够实现对外界数据的交互与通信,配备多种通信接口,包括 (略) 口、USB转UART、USB-OTG、I2C等通信接口,并配备HDMI等图像输出接口。(4)每套设备提供系统管理机箱,可检测该机箱中总共有多少套计算单元,并提供LCD屏进行显示(5) 配备AI实验助手功能,算力需为阵列 (略) 理器或JETSON ORIN 级别。可支持通过用户训练数据文件(Ppt\pdf等)实现实验协助研发阶段用户的debug的功能,例如帮助用户做代码差错、实验失败现象分析等。同时能给到用户建设性的设计方法学,可通过导入设计方法学文档进行提炼,并对用户的设计代码与约束文件等进行优化;提供AI智能出题功能,未来完善智能出题、学生评价等框架体系。该AI实验助手为用户提供多用户访问权限,可并发式使用。(6)支持vivado、PROCISE、IAR、Efinity等工具对异构架构进行开发与联调,配备JLINK对每颗异构进行设备的管理与配置。需提供F学社的题库使用账户权限,需可访问所有题库。(7)支持包含 (略) 理器、协处理器与计算单元在内 (略) 理单元提供独立的DDR3内存,支持高速数据的读写与缓存。并提供一个面对异构加速集群协同应用的大容量主内存,主内存需>=32G。异构加速集群提供主硬盘进行整体数据的存储,存储格式采用M.2的硬盘,并且>=1TB。 质保期五年;供货周期:90日;付款方式:合同签订后*方收到*方提供的符合*方财务要求的全额发票后以银行转账的方式支付至*方账户合同总价款的 50 %,剩余 50 %在*方验收合格后向*方支付剩余尾款。
预计采购时间: 2024-01
备注:

本次公开的采购意向是本单位政府采购工作的初步安排,具体采购项目情况以相关采购公告和采购文件为准。

    
查看详情》
相关推荐
 

招投标大数据

查看详情

收藏

首页

最近搜索

热门搜索