数字电路实验与FPGA实验套件采购

内容
 
发送至邮箱

数字电路实验与FPGA实验套件采购




发布时间:2024-08-30 10:07:08 截止时间:2024-09-03 09:00:00


基本信息:








国产含税

电子发票(普通发票)

货到验收合格后付款



发布竞价结果后7天内送达

免费上门安装(含材料费)

人民币














采购明细:














序号

设备名称

数量/单位

预算单价

品牌

型号

规格参数

质保及售后服务

附件


1

(略) 实验套件

60(套)


硬木课堂

EPI_DF24


套件包含FPGA实验模块 (略) 课程模块各6组 PGA实验模块: 主芯片片内资源不少于 6K LE,480Kbbits BRAM; 板卡尺寸不大于 90mm*60mm; 板载 USB -JTAG 电路,无需另购 JTAG 调试器; 板载资源不少于 50M 主时钟,6位数码管,16 路 LED,8个按键,8 路拨动开关,一路无源蜂鸣器,UART 转 USB 电路; 引出 IO 不少于 76 路。 (略) 课程模块: 板载四位带译码数码管,每一位可以将0000-1111输入转化为0-F; 一路可调时钟输出,可输出1Hz - 1MHz的方波,10倍频程步进; 一对按键控制的消抖的上升沿和下降沿; 一对按键控制的消抖的正脉冲和负脉冲; 板载8位电平开关和16位LED电平指示; 板载两条布线资源面包板; 一路可调时钟输出,可通过按键调节输出1Hz,2Hz,3Hz,10Hz,100Hz,1KHz和1MHz的方波; 所有板载IO输入和输出电平兼容TTL 5V/3.3V,可以用开关切换; 每路输入输 (略) 输出,提供备份功能; 支持MicroUSB供电; 面包板使用螺丝孔固定,方便替换。 支持实验项目: 逻辑门的输入输出特性 逻辑门的延时 组 (略) 译 (略) 选择器 集成计数器 D触发器功能测试 D触发器设计异步计数器 555构成单稳态触发器 555构成多谐振荡器 555构成施密特触发器


原厂3年免费质保




发布时间:2024-08-30 10:07:08 截止时间:2024-09-03 09:00:00


基本信息:








国产含税

电子发票(普通发票)

货到验收合格后付款



发布竞价结果后7天内送达

免费上门安装(含材料费)

人民币














采购明细:














序号

设备名称

数量/单位

预算单价

品牌

型号

规格参数

质保及售后服务

附件


1

(略) 实验套件

60(套)


硬木课堂

EPI_DF24


套件包含FPGA实验模块 (略) 课程模块各6组 PGA实验模块: 主芯片片内资源不少于 6K LE,480Kbbits BRAM; 板卡尺寸不大于 90mm*60mm; 板载 USB -JTAG 电路,无需另购 JTAG 调试器; 板载资源不少于 50M 主时钟,6位数码管,16 路 LED,8个按键,8 路拨动开关,一路无源蜂鸣器,UART 转 USB 电路; 引出 IO 不少于 76 路。 (略) 课程模块: 板载四位带译码数码管,每一位可以将0000-1111输入转化为0-F; 一路可调时钟输出,可输出1Hz - 1MHz的方波,10倍频程步进; 一对按键控制的消抖的上升沿和下降沿; 一对按键控制的消抖的正脉冲和负脉冲; 板载8位电平开关和16位LED电平指示; 板载两条布线资源面包板; 一路可调时钟输出,可通过按键调节输出1Hz,2Hz,3Hz,10Hz,100Hz,1KHz和1MHz的方波; 所有板载IO输入和输出电平兼容TTL 5V/3.3V,可以用开关切换; 每路输入输 (略) 输出,提供备份功能; 支持MicroUSB供电; 面包板使用螺丝孔固定,方便替换。 支持实验项目: 逻辑门的输入输出特性 逻辑门的延时 组 (略) 译 (略) 选择器 集成计数器 D触发器功能测试 D触发器设计异步计数器 555构成单稳态触发器 555构成多谐振荡器 555构成施密特触发器


原厂3年免费质保

    
查看详情》
相关推荐
 

招投标大数据

查看详情

收藏

首页

最近搜索

热门搜索