东南大学-竞价公告
东南大学-竞价公告
申购单号:CB*
申购主题: (略) 实验与FPGA实验套件
采购单位:东南大学
报价要求:
发票类型:电子发票(普通发票)
币种:人民币
预算:
签约时间:发布竞价结果后7天内签约合同
送货时间:发布竞价结果后7天内送达
安装要求:免费上门安装(含材料费)
收货地址:江苏省/ (略) /玄武区/点击查看>>*
付款方式:货到验收合格后付款
备注说明:提供原厂授权质保书申购明细:
序号 | 采购内容 | 数量 | 预算单价 |
1 | (略) 实验套件 | 60.0 | 套 |
品牌 | 硬木课堂 | ||
型号 | EPI_DF24 | ||
规格参数 | 套件包含FPGA实验模块 (略) 课程模块各6组PGA实验模块:主芯片片内资源不少于 6K LE,480Kbbits BRAM;板卡尺寸不大于 90mm*60mm; 板载 USB -JTAG 电路,无需另购 JTAG 调试器;板载资源不少于 50M 主时钟,6位数码管,16 路 LED,8个按键,8 路拨动开关,一路无源蜂鸣器,UART 转 USB 电路;引出 IO 不少于 76 路。 (略) 课程模块:板载四位带译码数码管,每一位可以将0000-1111输入转化为0-F;一路可调时钟输出,可输出1Hz - 1MHz的方波,10倍频程步进;一对按键控制的消抖的上升沿和下降沿;一对按键控制的消抖的正脉冲和负脉冲;板载8位电平开关和16位LED电平指示;板载两条布线资源面包板;一路可调时钟输出,可通过按键调节输出1Hz,2Hz,3Hz,10Hz,100Hz,1KHz和1MHz的方波;所有板载IO输入和输出电平兼容TTL 5V/3.3V,可以用开关切换;每路输入输 (略) 输出,提供备份功能;支持MicroUSB供电;面包板使用螺丝孔固定,方便替换。支持实验项目:逻辑门的输入输出特性逻辑门的延时组 (略) 译 (略) 选择器集成计数器D触发器功能测试D触发器设计异步计数器555构成单稳态触发器555构成多谐振荡器555构成施密特触发器 | ||
质保及售后服务 | 原厂3年免费质保 |
申购单号:CB*
申购主题: (略) 实验与FPGA实验套件
采购单位:东南大学
报价要求:
发票类型:电子发票(普通发票)
币种:人民币
预算:
签约时间:发布竞价结果后7天内签约合同
送货时间:发布竞价结果后7天内送达
安装要求:免费上门安装(含材料费)
收货地址:江苏省/ (略) /玄武区/点击查看>>*
付款方式:货到验收合格后付款
备注说明:提供原厂授权质保书申购明细:
序号 | 采购内容 | 数量 | 预算单价 |
1 | (略) 实验套件 | 60.0 | 套 |
品牌 | 硬木课堂 | ||
型号 | EPI_DF24 | ||
规格参数 | 套件包含FPGA实验模块 (略) 课程模块各6组PGA实验模块:主芯片片内资源不少于 6K LE,480Kbbits BRAM;板卡尺寸不大于 90mm*60mm; 板载 USB -JTAG 电路,无需另购 JTAG 调试器;板载资源不少于 50M 主时钟,6位数码管,16 路 LED,8个按键,8 路拨动开关,一路无源蜂鸣器,UART 转 USB 电路;引出 IO 不少于 76 路。 (略) 课程模块:板载四位带译码数码管,每一位可以将0000-1111输入转化为0-F;一路可调时钟输出,可输出1Hz - 1MHz的方波,10倍频程步进;一对按键控制的消抖的上升沿和下降沿;一对按键控制的消抖的正脉冲和负脉冲;板载8位电平开关和16位LED电平指示;板载两条布线资源面包板;一路可调时钟输出,可通过按键调节输出1Hz,2Hz,3Hz,10Hz,100Hz,1KHz和1MHz的方波;所有板载IO输入和输出电平兼容TTL 5V/3.3V,可以用开关切换;每路输入输 (略) 输出,提供备份功能;支持MicroUSB供电;面包板使用螺丝孔固定,方便替换。支持实验项目:逻辑门的输入输出特性逻辑门的延时组 (略) 译 (略) 选择器集成计数器D触发器功能测试D触发器设计异步计数器555构成单稳态触发器555构成多谐振荡器555构成施密特触发器 | ||
质保及售后服务 | 原厂3年免费质保 |
最近搜索
无
热门搜索
无