东南大学-竞价公告
东南大学-竞价公告
申购单号:CB*
申购主题:Minisys FPGA实验板30套
采购单位:东南大学
报价要求:
发票类型:数电发票(普通发票)
币种:人民币
预算:
签约时间:发布竞价结果后7天内签约合同
送货时间:合同签订后7天内送达
安装要求:无需安装服务
收货地址:江苏省/ (略) /江宁区/点击查看>>*
付款方式:货到验收合格后付款
备注说明:申购明细:
序号 | 采购内容 | 数量 | 预算单价 |
1 | Minisys FPGA实验板 | 30.0 | 台 |
品牌 | 依元素 | ||
型号 | EDK-A7 | ||
规格参数 | 1、 (略) 主控芯片为Xilinx Artix-7 FPGA, 包含不少于101,440个逻辑单元;片上Ram容量不低于4,860Kb,并能运行MIPS和miniLA指令; 自主设计的CPU需可实际运行openharmony lite-OS系统,至少240个DSP运算单元和6个时钟管理模块(CMT),FPGA片内集成AD转换器,采样率不低于1M,精度不低于12bit;2、要求板上时钟不低于100MHz3、要求支持配置方式支持USB-JTAG和SPI Flash4要求板载存储器需包含有:DDR至少512MByte,SRAM不少于2MByte,数据位宽不少于48-bit, 板载SPI Flash,板载SD卡槽5、要求板载外设资源包含有:开关至少24个,LED灯至少24个,按键至少5个,4x4键盘不少于1个,七段数码管不少于8个6、要求板载音视频资源含有:板载RGB 565 VGA接口,板载蜂鸣器7、要求板载通讯资源含有:板载至少一个USB转串口、板载10 (略) 接口8、要求扩展连接器IO不少于2个Pmod;需预留Firefly高速接口可以做扩展,且拓展连接器需支持多种配套子卡,以便后续拓展。另外需提供busblaster下载方案,用户可用OpenOCD进行对自主设计的CPU的调试。并可以支持到操作系统的控制。9、必须提供涵盖计算机组成原理课内实验和计算机组成原理课程设计实验包,以及实验课程指导书,指导书需提供工程、文档、源码。10、必须提供课程实验资源包,包含学生包和教师包,其中学生包提供支持学生实验的必要资料如组成课程设计的汇编器、参考源码等。教师包,提供全部参考工程,组成设计汇编源程序。所有 (略) 表文件。11、提供数 (略) 、计算机组成、X86指令接口实验、计算机综 (略) 使用手册12、提供Xilinx 官方Vivado开发流程13、 (略) 不少于8个中文版实验与详细使用资料:包含vivado设计流程,IP集成环境使用及硬件调试流程 ,流水灯实验、4x4键盘实验、串口实验、VGA显示实验、Micorblaze嵌入式软核开发流程。14、按照套数提供Xilinx Vivado正式版开发工具15、提供免费、不限次数基础数字逻辑相关FPGA开发设计培训16、需提供课程配套的MOOC资源以供学生自学17、支持线上开源习题库EGO-LINK社区联动学习;18、支持Scaleda国产EDA设计工具。19、提供原厂售后服务承诺20、需提供以下课程以及配套实验资料:1)数 (略) 实验及课程资料(包含数 (略) 设计及数字系统设计)、2)计算机组成原理课程实验及课程资料(包含CPU设计所需要的运算器、存储器设计等)3)基于MIPS架构的计算机组成原理课程设计课程资源包(包含单周期Minisys-1 CPU设计)4)基于MIPS架构的计算机系统综合设计课程资源包(包含57条或者61条指令的流水CPU Minisys-1的设计)5)基于miniRV CPU设计实验,并需支持miniLA指令集6)openharmony lite-OS系统开发与移植教程7)基于MIPS的操作系统开发教程8)基于x86指令集的接口实验教程 | ||
质保及售后服务 | 按行业标准提供服务 |
申购单号:CB*
申购主题:Minisys FPGA实验板30套
采购单位:东南大学
报价要求:
发票类型:数电发票(普通发票)
币种:人民币
预算:
签约时间:发布竞价结果后7天内签约合同
送货时间:合同签订后7天内送达
安装要求:无需安装服务
收货地址:江苏省/ (略) /江宁区/点击查看>>*
付款方式:货到验收合格后付款
备注说明:申购明细:
序号 | 采购内容 | 数量 | 预算单价 |
1 | Minisys FPGA实验板 | 30.0 | 台 |
品牌 | 依元素 | ||
型号 | EDK-A7 | ||
规格参数 | 1、 (略) 主控芯片为Xilinx Artix-7 FPGA, 包含不少于101,440个逻辑单元;片上Ram容量不低于4,860Kb,并能运行MIPS和miniLA指令; 自主设计的CPU需可实际运行openharmony lite-OS系统,至少240个DSP运算单元和6个时钟管理模块(CMT),FPGA片内集成AD转换器,采样率不低于1M,精度不低于12bit;2、要求板上时钟不低于100MHz3、要求支持配置方式支持USB-JTAG和SPI Flash4要求板载存储器需包含有:DDR至少512MByte,SRAM不少于2MByte,数据位宽不少于48-bit, 板载SPI Flash,板载SD卡槽5、要求板载外设资源包含有:开关至少24个,LED灯至少24个,按键至少5个,4x4键盘不少于1个,七段数码管不少于8个6、要求板载音视频资源含有:板载RGB 565 VGA接口,板载蜂鸣器7、要求板载通讯资源含有:板载至少一个USB转串口、板载10 (略) 接口8、要求扩展连接器IO不少于2个Pmod;需预留Firefly高速接口可以做扩展,且拓展连接器需支持多种配套子卡,以便后续拓展。另外需提供busblaster下载方案,用户可用OpenOCD进行对自主设计的CPU的调试。并可以支持到操作系统的控制。9、必须提供涵盖计算机组成原理课内实验和计算机组成原理课程设计实验包,以及实验课程指导书,指导书需提供工程、文档、源码。10、必须提供课程实验资源包,包含学生包和教师包,其中学生包提供支持学生实验的必要资料如组成课程设计的汇编器、参考源码等。教师包,提供全部参考工程,组成设计汇编源程序。所有 (略) 表文件。11、提供数 (略) 、计算机组成、X86指令接口实验、计算机综 (略) 使用手册12、提供Xilinx 官方Vivado开发流程13、 (略) 不少于8个中文版实验与详细使用资料:包含vivado设计流程,IP集成环境使用及硬件调试流程 ,流水灯实验、4x4键盘实验、串口实验、VGA显示实验、Micorblaze嵌入式软核开发流程。14、按照套数提供Xilinx Vivado正式版开发工具15、提供免费、不限次数基础数字逻辑相关FPGA开发设计培训16、需提供课程配套的MOOC资源以供学生自学17、支持线上开源习题库EGO-LINK社区联动学习;18、支持Scaleda国产EDA设计工具。19、提供原厂售后服务承诺20、需提供以下课程以及配套实验资料:1)数 (略) 实验及课程资料(包含数 (略) 设计及数字系统设计)、2)计算机组成原理课程实验及课程资料(包含CPU设计所需要的运算器、存储器设计等)3)基于MIPS架构的计算机组成原理课程设计课程资源包(包含单周期Minisys-1 CPU设计)4)基于MIPS架构的计算机系统综合设计课程资源包(包含57条或者61条指令的流水CPU Minisys-1的设计)5)基于miniRV CPU设计实验,并需支持miniLA指令集6)openharmony lite-OS系统开发与移植教程7)基于MIPS的操作系统开发教程8)基于x86指令集的接口实验教程 | ||
质保及售后服务 | 按行业标准提供服务 |
最近搜索
无
热门搜索
无