FPGA开发板采购终止公告

内容
 
发送至邮箱

FPGA开发板采购终止公告

南方科技大学SUSTech-JC-2022-*终止公告
项目名称FPGA开发板采购
项目编号SUSTech-JC-2022-*
成交方式最低价成交
采购方式直接委托
终止理由其他
公告发布时间2022-10-14 11:24:46
预算(元)*.00
备注



序号名称数量单位

1

TR5

1

品牌

Terasic

型号

P0400

技术规格及参数

芯片: Stratix V 5SGXEA7N2F45C2N
622K 逻辑单元 (LEs)
57.16 Mbits 内存
256 可变精度DSP模块
512 18x18-位 乘法器模块
28 分数频率合成器PLLs 和 4DLLs

售后及质保要求

1.交货期的要求:签订合同后60日内,具体时间根据学校要求提前3天通知送货。
2.质保期:中标人免费提供原厂商质保期一年,招标人报修后【8】小时内响应,【48】小时内提供线上技术支持或返厂维修。如在规定时间内不能解决设备故障,应提供相同档次、功能的设备给招标人代用。
3.中标人必须提供原厂技术彩页,原厂技术彩页必须支持投标产品。投标产品生 (略) 站资料必须与技术彩页一致。数据将结合产品彩页和实际测量,如有不实按虚假应标处理。
4付款方式:货到指定地点、安装验收合格并提供全额发票后15个工作日内支付100%的货款。

付款方式货到指定地点、安装验收合格并提供全额发票后,经学校确认无质量问题后支付100%的货款。
交货期合同签订后60天内(自然日)
南方科技大学SUSTech-JC-2022-*终止公告
项目名称FPGA开发板采购
项目编号SUSTech-JC-2022-*
成交方式最低价成交
采购方式直接委托
终止理由其他
公告发布时间2022-10-14 11:24:46
预算(元)*.00
备注



序号名称数量单位

1

TR5

1

品牌

Terasic

型号

P0400

技术规格及参数

芯片: Stratix V 5SGXEA7N2F45C2N
622K 逻辑单元 (LEs)
57.16 Mbits 内存
256 可变精度DSP模块
512 18x18-位 乘法器模块
28 分数频率合成器PLLs 和 4DLLs

售后及质保要求

1.交货期的要求:签订合同后60日内,具体时间根据学校要求提前3天通知送货。
2.质保期:中标人免费提供原厂商质保期一年,招标人报修后【8】小时内响应,【48】小时内提供线上技术支持或返厂维修。如在规定时间内不能解决设备故障,应提供相同档次、功能的设备给招标人代用。
3.中标人必须提供原厂技术彩页,原厂技术彩页必须支持投标产品。投标产品生 (略) 站资料必须与技术彩页一致。数据将结合产品彩页和实际测量,如有不实按虚假应标处理。
4付款方式:货到指定地点、安装验收合格并提供全额发票后15个工作日内支付100%的货款。

付款方式货到指定地点、安装验收合格并提供全额发票后,经学校确认无质量问题后支付100%的货款。
交货期合同签订后60天内(自然日)
    
查看详情》
相关推荐
 

招投标大数据

查看详情

收藏

首页

最近搜索

热门搜索