网安院FPGA开发板采购项目废标公告

内容
 
发送至邮箱

网安院FPGA开发板采购项目废标公告

项目名称 (略) FPGA开发板采购项目 项目编号 BUPT-HWFSBJ-23006
公告开始日期 * 公告截止日期 *
采购单位 北京邮电大学 付款方式 按照合同约定执行
联系人 中标后在我参与的项目中查看 联系电话 中标后在我参与的项目中查看
签约时间要求 成交后10个工作日内 到货时间要求 签约后60个工作日内
预 算 *.0
收货地址 北京邮电大学沙河校区
供应商资质要求

符合《政府采购法》第二十二条规定的供应商基本条件

采购商品 采购数量 计量单位 所属分类
FPGA开发版 30 其他终端设备
品牌
型号
品牌2
型号
品牌3
型号
预算 9333.0
技术参数及配置要求 (1)★密码FPGA开发板应由核心板和扩展接口板组成。 (2)★密码FPGA开发板应包含FPGA、CPU、噪声密码芯片,可以完成基础实验和较为复杂的密码实操实验。 (3)密码FPGA开发板应包含以下接口: ① △一个UART 注密接口; ② △一个LVTTL毁密输入信号; ③ △1个RS232调试串口; ④ △FPGA支持至少4路SRIO(最高可到10Gbps) 高速串行接口; ⑤ △FPGA支持至少4路SGMII (千兆接口)高速串行接口 ⑥ △1个USB接口; ⑦ △1个千兆CPU管理网口。 (4)密码FPGA开发板扩展接口板,还应包含: ① △4路SRIO接口能够两两环接,能实现接口对通测试; ② △4路SGMII接口能够两两环接,能实现接口对通测试; ③ △不少于2个连接FPGA的GPIO指示灯; ④ △不少于2个连接CPU的GPIO指示灯; ⑤ △1个FPGA的JTAG调试接口; ⑥ 1个毁密按钮; ⑦ 1个复位按钮; ⑧ 1个电源开关。 (5)设备应是一个小型装置,要求开发板设计简单,使用方便,便于学生掌握各类密码算法在硬件上的工作原理。 (6)应支持USB方式连接到台式机电脑上方式。 (7)开发板逻辑单元数量应不少于300,000; (8)应能够同时支持连接到Windows 7和Windows 10系统进行编程开发; (9)开发板应配备电源适配器。
售后服务 配套性要求:当地;质保期:三年;
项目名称 (略) FPGA开发板采购项目 项目编号 BUPT-HWFSBJ-23006
公告开始日期 * 公告截止日期 *
采购单位 北京邮电大学 付款方式 按照合同约定执行
联系人 中标后在我参与的项目中查看 联系电话 中标后在我参与的项目中查看
签约时间要求 成交后10个工作日内 到货时间要求 签约后60个工作日内
预 算 *.0
收货地址 北京邮电大学沙河校区
供应商资质要求

符合《政府采购法》第二十二条规定的供应商基本条件

采购商品 采购数量 计量单位 所属分类
FPGA开发版 30 其他终端设备
品牌
型号
品牌2
型号
品牌3
型号
预算 9333.0
技术参数及配置要求 (1)★密码FPGA开发板应由核心板和扩展接口板组成。 (2)★密码FPGA开发板应包含FPGA、CPU、噪声密码芯片,可以完成基础实验和较为复杂的密码实操实验。 (3)密码FPGA开发板应包含以下接口: ① △一个UART 注密接口; ② △一个LVTTL毁密输入信号; ③ △1个RS232调试串口; ④ △FPGA支持至少4路SRIO(最高可到10Gbps) 高速串行接口; ⑤ △FPGA支持至少4路SGMII (千兆接口)高速串行接口 ⑥ △1个USB接口; ⑦ △1个千兆CPU管理网口。 (4)密码FPGA开发板扩展接口板,还应包含: ① △4路SRIO接口能够两两环接,能实现接口对通测试; ② △4路SGMII接口能够两两环接,能实现接口对通测试; ③ △不少于2个连接FPGA的GPIO指示灯; ④ △不少于2个连接CPU的GPIO指示灯; ⑤ △1个FPGA的JTAG调试接口; ⑥ 1个毁密按钮; ⑦ 1个复位按钮; ⑧ 1个电源开关。 (5)设备应是一个小型装置,要求开发板设计简单,使用方便,便于学生掌握各类密码算法在硬件上的工作原理。 (6)应支持USB方式连接到台式机电脑上方式。 (7)开发板逻辑单元数量应不少于300,000; (8)应能够同时支持连接到Windows 7和Windows 10系统进行编程开发; (9)开发板应配备电源适配器。
售后服务 配套性要求:当地;质保期:三年;
    
查看详情》
相关推荐
 

招投标大数据

查看详情

收藏

首页

最近搜索

热门搜索