信号处理载板清设比选号延期公告
信号处理载板清设比选号延期公告
采购项目名称:信号处理载板
采购单位: (略) 清华大学
付款方式:合同签订后70%,验收合格后30%
签约时间要求:成交后5个工作日内
交货时间要求:签订合同后15个工作日内
交货地址: (略) 清华大学
技术参数及配置要求:信号处理板技术要求: 1)运算能力要求: 以Xilinx Kintex UltraScale系列FPGA XCKU115作为处理器; 2)对外接口要求: 72对差分线连接到FPGA SeletIO; 20bit单端信号连接到FPGA SelectIO; 12x高速信号连接到FPGA GTH; 提供多种电源; 提供多种时钟信号; 3)存储模块要求: 128bit单端信号连接到FPGA SelecIO; 3对差分信号连接到FPGA SelectIO; 提供多种电源; 板载2片18bit QDRII+ SRAM,总容量16MB; 板载4片64GB EMMC FLASH,总容量256GB; 4)通用性好 基于CompactPCI协议规范; 5)多种加载方式 PCIe总线加载; Flash加载; 以太网加载; JTAG加载; 6)两种上位机通讯 10/100/1000M以太网,1路; PCIe Gen2 4x; 7)功耗 小于30W(不考虑QSTACK4和QGRID4接口) ; 8)结构 233.35×160.00×1.9mm3,标准6U板卡,占一个槽位,厚度20.32mm; 重量:750g(标准风冷4HP铝合金散热片,前面板,不带子卡); 9)适用环境 商业级:0℃~50℃; 工业级:-40℃~ 70℃。
质保期:12个月
供应商报名地址:点击进入
采购项目名称:信号处理载板
采购单位: (略) 清华大学
付款方式:合同签订后70%,验收合格后30%
签约时间要求:成交后5个工作日内
交货时间要求:签订合同后15个工作日内
交货地址: (略) 清华大学
技术参数及配置要求:信号处理板技术要求: 1)运算能力要求: 以Xilinx Kintex UltraScale系列FPGA XCKU115作为处理器; 2)对外接口要求: 72对差分线连接到FPGA SeletIO; 20bit单端信号连接到FPGA SelectIO; 12x高速信号连接到FPGA GTH; 提供多种电源; 提供多种时钟信号; 3)存储模块要求: 128bit单端信号连接到FPGA SelecIO; 3对差分信号连接到FPGA SelectIO; 提供多种电源; 板载2片18bit QDRII+ SRAM,总容量16MB; 板载4片64GB EMMC FLASH,总容量256GB; 4)通用性好 基于CompactPCI协议规范; 5)多种加载方式 PCIe总线加载; Flash加载; 以太网加载; JTAG加载; 6)两种上位机通讯 10/100/1000M以太网,1路; PCIe Gen2 4x; 7)功耗 小于30W(不考虑QSTACK4和QGRID4接口) ; 8)结构 233.35×160.00×1.9mm3,标准6U板卡,占一个槽位,厚度20.32mm; 重量:750g(标准风冷4HP铝合金散热片,前面板,不带子卡); 9)适用环境 商业级:0℃~50℃; 工业级:-40℃~ 70℃。
质保期:12个月
供应商报名地址:点击进入
最近搜索
无
热门搜索
无