FPGA教学实验系统竞价公告
FPGA教学实验系统竞价公告
项目名称 | FPGA教学实验系统 | 项目编号 | QDLXCG********80 |
项目编号 | QDLXCG********80 | ||
公告时间 | 2021/11/10 08:20 | 报价截止时间 | 2021/11/13 08:20 |
报价截止时间 | 2021/11/13 08:20 | ||
采购单位 | 青岛大学 | 采购预算 | ¥31,000.00 |
采购预算 | ¥31,000.00 | ||
联系人 | 中标后在我参与的项目中查看 | 联系手机 | 中标后在我参与的项目中查看 |
联系手机 | 中标后在我参与的项目中查看 | ||
是否本地化服务 | 是 | 是否需要踏勘 | 否 |
是否需要踏勘 | 否 | ||
踏勘联系人 | 踏勘联系电话 | ||
踏勘联系电话 | |||
踏勘地点 | |||
送货/施工/服务地址 | 宁夏路308号青岛大学浮山校区西院 |
采购内容 | 品牌及型号 | 采购数量 | |
FPGA教学实验系统 | 龙芯 / LS-CPU-EXB-002 | 2 | |
售后服务 | 原厂3年质保. | ||
技术参数要求 | 一、实验课程要求※1、至少满足以下《计算机组成原理》课程实验需求《数据运算-加法乘法》、《寄存器堆实现》、《ALU 模块实现》、《主存储器实验》《单、多周期 CPU 实验》、《静态 5 级流水 CPU 实现》。※2、至少满足以下《体系结构》课程实验《TLB MMU设计》、《增加例外和中断支持》、《增加总线接口》、《用 CPU 搭建 SoC 跑小型操作系统》、《高速缓存设计》※3、至少满足以下《操作系统》课程实验需求该课程的重点实验有《Linux 内核模块编程实验》、《工作队列实验》、《定时器实验》、《进程同步实验》、《ucore 操作系统》、《虚拟内存管理》、《内核线程管理》、《用户进程管理》4、至少满足以下《数字逻辑系统》课程实验需求。实现《基本门电路》、《组合逻辑电路》、《时序逻辑电路》、《锁存器、时钟与触发器电路实验》等数字逻辑系统课程的实验。5、配套说明书4份,教材8本。二、软硬件服务需求1、提供主板原理图及设计文档2、提供的配套软件、CPU IP 核、SDK、实验指导书等,且无知识产权争议。3、提供完整的教学实验指导书,至少包括组成原理、体系结构、操作系统、数字逻辑,涵盖学生版实验指导书和教师版实验指导书。※4、开源商用 CPU IP 核,要求单发射 32 位结构,三级静态流水结构;双发射 32 位结构,采用五级动态流水线结构。三、实验平台硬件要求1、基于标准 20 万门及以上大容量 FPGA 主板环境,FPGA 可直接提供内存控制器,支持 VIVADO 开发工具。2、提供 DDR3 标准内存。3、提供高速缓存控制器,算术运算、逻辑运算等独立并行工作部件。4、提供串口及运算器、存储器、控制器各部件等动态图形调试用的显示屏。可直接作为用户 FPGA RTL 代码中的变量显示界面,可以实时显示用户所指定的存储地址空间的内容。5、提供系统电路监控、故障检测等电路。6、提供基本的输入输出设备、usb、LED 灯、数码管、点阵、拨码开关、矩阵按键、SPI 口、串口等。※7、完整的 CPU 设计开发 SDK:包含:(1)rtl 源码(2)仿真环境:仿真 func 和 ise 运行脚本、func 编译目录、ise13.2创建的工程、sram 的仿真模型文件存放目录、仿真模型顶层和 axi slave 虚拟设备。 |
招标
|
- 关注我们可获得更多采购需求 |
关注 |
最近搜索
无
热门搜索
无