高性能数字信号处理器(二次发布)招标公告
高性能数字信号处理器(二次发布)招标公告
1.需求概述:
高性能数字信号处理器,用于4G移动通信设备中的基带处理,主要实现TD-LTE规定的L1、L2、L3层的协议栈功能,及相应协议层的算法处理。具体技术指标要求如下。
2.功能性能要求:
2.1 DSP内核:6个及以上,单核指标:
主频不小于1GHz,运算性能不低于40GMAC/s;
L1:32Kbyte的L1程序和数据Cache;
L2:512Kbyte的Cache;
2.2 存储系统:
内部共享内存不小于3MB;
外部DDR3:接口速率支持1333MT/s,64bit数据接口(72bit包含ECC),容量不小于2GB;
2.3 高速接口:
SRIO接口不少于2路,支持x1/x2/x4,接口速率不小于5Gbps;
CPRI接口不少于4路,接口速率不小于6.144Gbps;
SGMII接口不少于2路,接口速率1Gbps;
2.4 低速接口
串行外设接口SPI;
I2C总线接口;
收发传输器UART;
通用输入/输出外设GPIO及中断请求输入接口;
2.5 集成外设
软件看门狗计数器;
32通道DMA(直接内存存取)控制器;
8路可编程硬件信号量;
2.6 协处理器
不少于3个FFT/iFFT/DFT/iDFT加速器:FFT/iFFT时,支持128/256/512、1024、1536、2048点;工作速率不低于1500百万例程/秒;DFT/iDFT时,样点数须满足(2^k)*(3^m)*(5^n)*12,最高不低于1200点,及支持样点数必须包含:12, 24, 36, 48, 60,72, 96, 108, 120, 144, 180, 192, 216, 240, 288, 300, 324, 360, 384, 432, 480, 540, 576, 600, 648, 720,768, 864, 900, 960, 972, 1080, 1152 ,1200 ;工作速率不低于900百万例程/秒;入参支持32bit{16I,16Q};
包含可编程的Turbo编码器和译码器,译码速率不低于440Mbps:支持HARQ处理;支持子块交织/解交织处理;支持的买块长度不小于6144比特;可选支持码块的CRC校验处理。
包含可编程的Viterbi编码和译码器,译码速率不低于200Mbps:编码速率至少需要支持1/3;支持的最大码块不小于6144比特。
包含可编程的CRC(循环冗余校验码)加速处理模块,处理序列长度最高不低于128K比特;检测速度不低于10Gbps。
支持可编程的ZF/MMSE/IRC均衡算法处理器:输入/输出数据采用32bit{16I,16Q}带宽,Scale因子采用8bit带宽;支持接收天线数至少包含(1,2,4),支持MIMO层数至少包含 (1,2,3,4);矩阵求逆最少支持4*4。
2.7 Boot启动方式:网口,SRIO,I2C和SPI可选;
2.8 复位:支持上电复位、硬复位、软复位;
2.9仿真调试:支持JTAG端口调试或下载程序;
2.10 功耗管理:功耗不大于15W;
2.11 工作电压:内核电压1V,IO电压1.5V、2.5V、3.3V;
2.12 工作温度:-40℃~+105℃
2.13 存储温度:-55℃~+150℃
2.14 封装:BGA类
3.自主可控要求:
100%国产化(不能为:伪国产化、空心国产化、包装国产化)
4.产品质量等级要求:
企军级
5.产品周期要求:
已完成鉴定,2022年10月可提供试用。
备注:兼容或可原位替代进口型号MSC8157ETVT1000A优先。
联系人:周西蒙
联系方式:131*****080
招标
|
- 关注我们可获得更多采购需求 |
关注 |
最近搜索
无
热门搜索
无