XX设计与验证环境升级建设招标公告
XX设计与验证环境升级建设招标公告
为便于供应商了解采购信息,根据《物资服务集中采购需求管理暂行办法》等有关规定,现将XX芯片设计与验证升级建设的采购意向公开如下:
序号 | 采购项目名称 | 需求概况 | 初步技术参数 | 预算金额(万元) | 预计采购时间 | 备注 |
---|---|---|---|---|---|---|
1 | XX芯片设计与验证升级建设 | 采购内容:超高速接口IP核一套和超大容量FPGA原型验证平台一套 采购数量:1套 主要功能或目标:本项目采购超高速接口IP核,支持PCIe3.1协议,为高性能芯片设计提供高速测试接口;采购超大容量FPGA原型验证平台,支持100M逻辑门规模电路的原型验证,为超大规模密码芯片验证提供平台支撑。 需满足的要求:本项目采购超高速接口IP核支持PCIe 3.1 规范,采购超大容量FPGA原型验证平台的质量管理体系符合GB/T*****-2016/ISO9001:2015的标准要求。 | 超高速接口IP核:(1)基于SMIC 40nm工艺设计开发;(2)接口IP包括控制器和物理层;(3)接口IP兼容PCIe3.1,PCIe3.0,PCIe2.1和PCIe1.1协议;(4)提供基于Verilog Testbench的VIP验证环境。超大容量FPGA原型验证平台:(1)满足100M逻辑门规模的设计验证;(2)系统由两套验证系统组成,单套包含不少于4片FPGA芯片,单片FPGA逻辑单元资源不少于8.9M;(3)提供支持SoC开发场景的功能子卡,支持PCIe4、千兆以太网高速接口,支持SPI、IIC、SD Card、Uart、NandFlash接口;(4)支持子卡连接状态扫描,支持根据子卡类型一键生成管脚约束;(5)提供5种原型验证案例,包括但不限于基于串口、千兆以太网、PCIe的数据通信设计案例和基于RISC-V处理器的SoC设计案例。(6)支持自动分割、人工干预的半自动分割;(7)具备系统级跨FPGA的时序分析;(8)提供多核SoC分割案例。(9)支持混合仿真模式,利用硬件仿真加速器和虚拟原型共同运行SoC的设计模块;(10)支持工具自动生成RISC-V处理器原型验证环境,提供裸机和Linux环境程序开发环境。 | 490.00 | 2025年06月 | 无 |
注:1.本次意向公开的采购意向仅作为供应商了解初步采购安排的参考,采购项目具体情况以最终发布的采购公告和采购文件为准;
2.供应商可以通过采购平台反馈参与意向和意见建议。
联系人:刘燕江
联系方式:166*****088
标签: 采购意向 环境
0人觉得有用
招标
|
- 关注我们可获得更多采购需求 |
关注 |
最近搜索
无
热门搜索
无