集成电路设计系统招标公告

集成电路设计系统招标公告

基本信息:
申购单主题:集成电路设计系统,集成电路设计系统,集成电路设计系统,集成电路设计系统,集成电路设计系统,集成电路设计系统,集成电路设计系统,集成电路设计系统,集成电路设计系统
申购单类型:竞价类
设备类别:******** 实验仪器及装置
使用币种:人民币
竞价开始时间:2017-06-06 08:37
竞价结束时间:2017-06-09 09:00 我要报价
申购备注:
申购设备详情:

设备名称数量单位品牌厂商型号是否标配售后服务规格配置附件
集成电路设计系统2TerasicAltera Arria V GX Starter Kit按行业标准提供服务Arria V GX 5AGXFB3H4F35C5NESHDMI 1.3 TX, SDI 3G, EthernetDDR3 SDRAM, SSRAM
集成电路设计系统16TerasicDE10-Lite Board按行业标准提供服务MAX 10 10M50DAF484C7G DeviceAccelerometer and 4-bit Resistor VGA 64MB SDRAM, x16 bits data busArduino UNO R3 and 2x20 GPIO connectorOn-Board USB Blaster (Normal type B USB)
集成电路设计系统2TerasicHSMC ARRadio Daughter Card按行业标准提供服务接收?最多支持2个直接转换射频接收通道?完全集成合成器(包括循环滤波)?数据通路由 LNA、解调器、LPF、ADC和数字滤波器组成。?支持AGC、正交校准和直流偏移校准?NF: 2.5dB @1GHz?连续时间sigma-delta ADC, 采样速率为640MSPS?数字滤波器: 128个全复数的tap,在2到48之间抽取?增益:: 1dB step size,80dB的模拟范围,30dB的数字范围(post ADC scaling)?板载温度校正RSSI传感器发送?最多支持2个直接转换射频接收通道?完全集成合成器(包括循环滤波)?数据通路由 数字滤波、ADC和解调器组成?数字滤波器: 128个全复数的tap,在2到48之间抽取?增益: 0.25dB step size,范围86dB?DAC采样率为320MSPS时钟时钟由器件AD9361控制,且软件编程可调。请参阅该器件数据手册里面的各种时钟。ARRadio子板为AD9361提供40MHZ晶振时钟。SPISPI信号直接传递到HSMC连接器。控制/监控 AD9361器件允许通过专用pin脚进行实时控制。 这些信号会被传递到HSMC连接器上。这些pin脚的功能包括增益,同步性,状态机控制等等都是可编程的。更多细节请参阅数据手册。 AD9361器件也允许通过另外一组专用pin脚对内部的信号进行实时监控。同样,这些内部信号会被传递到HSMC连接器上。这些pin脚被内部信号多路复用, 您可以在数据手册里面找到对此的最佳描述。 电源关键组件: ADP1755 低压差线性稳压器,1.2A,1.6 ~ 3.6V ADP2164ACPZ 高效降压 DC DC 稳压器子卡所有的电源都来自FPGA(通过HSMC接口)连接性Arradio子卡可以和SoCKit开发板连接:
集成电路设计系统1TerasicTerasic TR4 FPGA Development Kit按行业标准提供服务Stratix IV GX EP4SGX230/EP4SGX530 with High Speed Transceivers2 PCIe x4 Connectors and DDR3 SO-DIMM SlotStackable Design for Multi-FPGA System1.[TR4-230] Terasic TR4 FPGA Development Kit2.DDR3-1066 4GB 204PIN SO-DIMM3.1-meter PCIeX4 Gen 2 Cable4.[PCA]Terasic PCIe x4 Cable Adapter5.HMF3C Height extension adapter card6.HMF3D Height extension adapter card
集成电路设计系统1TerasicAltera DE2-115 教育开发平台按行业标准提供服务Cyclone? IV EP4CE115114,480 logic elements (LEs)3,888 Embedded memory (Kbits)266 Embedded 18 x 18 multipliers4 General-purpose PLLs528 User I/Os配置芯片与 USB Blaster 电路EPCS64 配置芯片内建 USB Blaster 电路支持 JTAG 与 AS 模式内存128MB (32Mx32bit) SDRAM2MB (1Mx16) SRAM8MB (4Mx16) Flash with 8-bit mode32Kbit EEPROMDisplay16x2 LCD moduleOn-Board Clocking Circuitry3 个 50MHz 振荡器时钟输入SMA 接头(external clock input/output)SD Card Socket支持 SPI 以及 SD 1-bit 两种 SD Card 读取模式2 个千兆以太网接口高度集成的 10/100/1000M 网络芯片支持工业以太网 IP 核172-pin High Speed Mezzanine Card (HSMC)用户可配置的 I/O 标准(电压标准:3.3/2.5/1.8/1.5V)USB Type A and B支持 USB 2.0 标准的 USB 主/从控制器支持全速和低速数据传输立即可用的 PC 端驱动程序40 引脚 GPIO 扩充槽用户可配置的 I/O 标准(电压标准:3.3/2.5/1.8/1.5V)VGA 输出VGA DAC (high speed triple DACs)DB-9 Serial Connector带传输控制信号的全功能 RS-232 端口PS/2 Connector提供 PS/2 鼠标和键盘到 DE-115 的连接Remote Control红外接收模块TV-in Connector
集成电路设计系统16TerasicDE0-CV Board按行业标准提供服务Cyclone V 5CEBA4F23C7N Device4-bit Resistor VGAProvides SPI and 4-bit SD mode for SD Card accessSerial Configuration device – EPCS6464MB SDRAM, x16 bits data busOn-Board USB Blaster (Normal type B USB)
集成电路设计系统32TerasicAltera DE0 多媒体开发平台按行业标准提供服务Cyclone III EP3C16F484 with ~16,000 LEs8MB SDRAM and 4MB FlashUSB Blaster onboard
集成电路设计系统8TerasicDE1-SoC Board按行业标准提供服务Cyclone V SoC with Dual-core ARM Cortex-A9 (HPS)1GB DDR3 and 64MB SDRAMVGA Out, Video-In, UART-to-USB, USB Host x2, Micro SD Card Socket, 1Gbps Ethernet, and GPIO Headers
集成电路设计系统8TerasicDE10-Standard按行业标准提供服务Intel Cyclone V SoC FPGA,ARM Cortex-A9 双核 HPSFPGA:SDRAM,VGA 输出,Video 输入,ADC 接头,GPIO 接头,HSMC 接头HPS:DDR3,USB Host 端口,MicroSD 卡槽,以太网,UART 转 USB,LTC 接头支持 Linux BSP 和 openCL BSP

联系方式:400-838-0606

联系人:郝工
电话:010-68960698
邮箱:1049263697@qq.com

标签: 大学

0人觉得有用

招标
业主

-

关注我们可获得更多采购需求

关注
相关推荐
 
查看详情 免费咨询

最近搜索

热门搜索