FPGA开发套件(XJ2023000008)成交结果公告

FPGA开发套件(XJ2023000008)成交结果公告

项目名称FPGA开发套件项目编号XJ**********
公告开始日期167*****86000公告截止日期167*****00000
采购单位南开大学付款方式供方提供货物至需方指定地点经安装验收合格,双方签字确认后,七个工作日内支付全部货款。
联系人中标后在我参与的项目中查看联系电话中标后在我参与的项目中查看
签约时间要求到货时间要求合同签定生效后3个工作日内
预 算
收货地址南开大学津南校区计控楼561
供应商资质要求

符合《政府采购法》第二十二条规定的供应商基本条件

采购商品采购数量计量单位所属分类
FPGA开发套件1
品牌赛灵思
型号DK-V7-VC709-G
品牌2
型号
品牌3
型号
预算
技术参数及配置要求1.开发套件芯片要求逻辑单元需不少于******个,DSP硬核数量需不少于3820个,需不少于80个GTH收发器,需不少于1000个IO;开发套件还需提供包含不低于800MHZ双核ARM Cortex-A9 处理器单元。2.要求开发套件需不少于1个具有差分200MHz输出的时钟振荡器作为系统时钟,需不少于1个233.33MHz时钟作为存储时钟,需不少于一个用户可编程时钟,需不少于1个差分SMA时钟,需不少于1个SMA GTH时钟3.开发套件需不少于4个SFP/SFP+接口,需不少于10个GTH的FMC接口,需支持UART转USB连接器,需支持PCI Express4.开发套件需支持不少于2个DDR3 SODIMMM每个都不少于933MHz/1866Mbps,需支持BPI并行NOR闪存,需支持IIC EEPROM5.开发套件需支持板载JTAG配置电路,SD卡启动模式,SPI闪存模式6.开发套件需支持FMC-HPC连接器,GTH收发器需不少于160个单端或80个差分信号,需支持1.8V VADJ7.开发套件需支持不少于2个HDMI接口,需分别满足HDMI输入接口与输出接口,开发套件需支持1个不少于千兆以太网PHY8.开发套件需要提供不少于2个标准Pmod端口,端口需满足Pmod标准,总计包含不少于16个FPGA IO。开发套件需要提供不少于1个Arduino盾型连接器,连接器需满足Arduino标准,总计包含不少于24个FPGA IO和不少于6个XDAC的单端0~3.3V模拟输入接口。开发套件需要提供不少于1个Raspberry Pi连接器,连接器需满足Raspberry Pi标准,总计包含不少于28个FPGA IO。9.开发套件板载需满足不少于9个用户按钮,8个用户拨码开关,12个用户LED,需支持12V电源适配器10.开发套件要求提供Xilinx Vivado 正式版开发工具,需提供MIG Tutorial,PCIe Tutorial,GTH IBERT Tutorial,MultiBoot Tutorial设计等不少于5个案例11.提供7*24小时技术支持响应,并可以进行现场技术支持及产品培训。
售后服务按国家法定或行业要求提供售后服务。

信息来源:https://www.yuncaitong.cn/publish/2023/03/22/20LFJ4UWSB6AEJTF.shtml

联系人:郝工
电话:010-68960698
邮箱:1049263697@qq.com

标签: FPGA 开发

0人觉得有用

招标
业主

-

关注我们可获得更多采购需求

关注
相关推荐
 
查看详情 免费咨询

最近搜索

热门搜索